ZEROPLUS臺(tái)灣孕龍邏輯分析儀
LAP-C (16064)邏輯分析儀
LAP-C(16064)邏輯分析儀可代替LAP-16064U,LAP-16064U停產(chǎn)。
特點(diǎn):
.內(nèi)部取樣頻率:100Hz~100MHz
.內(nèi)存容量:1Mbits
.每信道內(nèi)存深度:64Kbits
.觸發(fā)通道 :16CH
.PC-Based界面
.采USB1.1(2.0)傳輸供電
|
Free - |
7-SEGMENT LED、IIC、SPI、UART |
|
Option - |
1-WIRE、3-WIRE、AC97、ARITHMETIC LOGIC、CAN 2.0B 、CCIR656、DIGITAL LOGIC、DIGRF、DMX512、DSA、FLEXRAY 2.1A、HDQ、IIS、IRDA、JK FLIP-FLOP、JTAG 2.0、LCD 12864、LCD1602、LIN 2.1、LPC、LPC-SERIRQ、MANCHESTER、MICROWIRE、MII、MILLER、MOD、NEC PD6122、PCM、PECI、PM 1.1、PS/2、PSB、S/PDIF、SD2.0/SDIO、SIGNIA 6210、SLE4442、SM2.0、SSI、ST、ST7669、USB 1.1 、LAP-PCI-M、UPDOWNCOUNTER、MODIFIED MILLER、ISO7816 UART |
|
【 產(chǎn)品規(guī)格 】 LAP-C(16064)邏輯分析儀 |
|
取樣頻率 |
內(nèi)部(時(shí)序)(異步)100Hz~100MHz 外部(狀態(tài))(同步)75MHz |
|
待測(cè)信號(hào) |
頻寬 75MHz 觸發(fā)電壓范圍 -6V~+6V 觸發(fā)電壓分辨率 ±0.1V |
|
內(nèi)存 |
內(nèi)存容量 1Mbits 每信道內(nèi)存深度 64Kbits (Max 16Mbits for compression) |
|
觸發(fā) |
觸發(fā)方式 Pattern/Edge 觸發(fā)通道 16 CH 預(yù)先/延后觸發(fā) YES 觸發(fā)階層 1 Level 多次觸發(fā) 1~65535 |
|
軟件功能 |
波形數(shù)據(jù)壓縮 Max 16Mbits 時(shí)基范圍 波形垂直縮放比例 操作接口 波形觸發(fā)分頁最大值 波形寬度顯示 波形限定子及延遲 波形觸發(fā)延遲 可增加定位棒 定位棒自動(dòng)貼進(jìn)功能 軟件自動(dòng)升級(jí) 可選擇分析數(shù)據(jù)的范圍 資料統(tǒng)計(jì) 自動(dòng)存檔 波形限定子分隔棒 總線分析 數(shù)據(jù)比對(duì) 總線Latch功能 總線封包列表功能 封包列表匯出功能 |
|
電源 |
電源USB (DC 5V, 500mA) 靜態(tài)消耗功率 1W 瞬間最大消耗功率 2W |
|
其它 |
系統(tǒng)支持 Windows 98SE / ME / 2000 / XP / Vista 相位誤差 < 1.5ns 最大輸入電壓 ±30V 輸入阻抗 500KΩ/10pF 安規(guī)認(rèn)證 FCC / CE / WEEE / RoHS |
|
【 電氣規(guī)格 】 LAP-C(16064)邏輯分析儀 |
|
項(xiàng)目 |
Min |
Type |
Max |
|
工作電壓 |
4.5V |
5V |
5.5V |
|
靜態(tài)消耗電流 |
– |
– |
200mA |
|
工作消耗電流 |
– |
– |
400mA |
|
靜態(tài)消耗功率 |
– |
– |
1W |
|
工作消耗功率 |
– |
– |
2W |
|
相位誤差 |
– |
– |
1.5ns |
|
量測(cè)信道輸入電壓 |
-30V |
– |
+30V |
|
參考電壓 |
-6V |
– |
+6V |
|
輸入阻抗 |
– |
500KΩ/10pf |
– |
|
工作溫度 |
5℃ |
– |
70℃ |
|
儲(chǔ)存溫度 |
-40℃ |
– |
80℃ |
產(chǎn)品特色
具有外部按鈕執(zhí)行邏輯分析儀取樣功能
在孕龍邏輯分析儀的硬件上,有一個(gè)START的按鈕,當(dāng)邏輯分析儀軟件在開啟的狀態(tài),可利用此按鈕來讓邏輯分析儀執(zhí)行取樣的動(dòng)作。此按鈕能讓您更快速的操作邏輯分析儀取得被測(cè)物的資料。
壓縮技術(shù)

孕龍科技推出波行壓縮專利技術(shù),可以在不增加內(nèi)存的狀況下獲取更長(zhǎng)的波形資料。For Example:設(shè)定內(nèi)存深度為1M,取樣率為50MHz。未開啟壓縮功能時(shí)僅可擷取20.972ms,若開啟壓縮功能后,以同樣記憶深度為1M,取樣率為50MHz進(jìn)行取樣,則可以將波形時(shí)間增加至3.999s,大大的提升了擷取數(shù)據(jù)量。
信號(hào)濾波延遲

孕龍科技推出了信號(hào)濾波延遲專利技術(shù),信號(hào)濾波功能可以將訊號(hào)進(jìn)行條件式的擷取,如下圖所述,將A1通道設(shè)定濾波條件為高準(zhǔn)位,透過上下并列窗口的比較可明顯看出兩者間的差異,而信號(hào)濾波延遲則是能夠?qū)⑿盘?hào)濾波的條件更加靈活化,使用者可自行設(shè)定過濾的時(shí)間狀態(tài)。
For Example:客戶端有一組DUT出現(xiàn)Bug,Bug的內(nèi)容是當(dāng)程序讀取的時(shí)候可能會(huì)出現(xiàn)讀取錯(cuò)誤的情況,此時(shí)就可以利用信號(hào)濾波延遲進(jìn)行條件式的擷取,藉此進(jìn)行Bug分析 (讀取狀態(tài)為0X5A、讀取命令周期為10us)透過信號(hào)濾波延遲功能,邏輯分析儀就可以只針對(duì)當(dāng)0X5A的數(shù)值出現(xiàn)后僅擷取命令時(shí)間10us,進(jìn)而分析Bug的發(fā)生問題。
觸發(fā)分頁技術(shù)

孕龍邏輯分析儀加入了觸發(fā)分頁(Trigger Page)的專利技術(shù),Trigger Page簡(jiǎn)單的說就是將連續(xù)又漫長(zhǎng)的訊號(hào)數(shù)據(jù)分頁。
以目前所設(shè)定的內(nèi)存長(zhǎng)度為一頁,觸發(fā)點(diǎn)的所在即為第一頁,分析完第一頁的數(shù)據(jù)后,只要被測(cè)物的數(shù)據(jù)每一次都是相同的,且觸發(fā)狀態(tài)設(shè)定不變,就可以將Trigger Page設(shè)為2再重新啟動(dòng)邏輯分析儀,待邏輯分析儀停止擷取數(shù)據(jù)且完成顯示時(shí),波形顯示區(qū)內(nèi)的內(nèi)容即為第二頁的數(shù)據(jù),第二頁的數(shù)據(jù)就是緊接著第一頁結(jié)束后的數(shù)據(jù)。
For Example:設(shè)定記憶深度為32K、取樣率為200MHz,設(shè)定觸發(fā)分頁為1,所擷取訊號(hào)的結(jié)束點(diǎn)為147.465us,而數(shù)據(jù)為0X47的前半段,再以相同記憶深度與取樣率進(jìn)行擷取,設(shè)定觸發(fā)分頁為2時(shí),所擷取訊號(hào)開始點(diǎn)為觸發(fā)分頁1時(shí)的結(jié)束點(diǎn)147.465us,此時(shí)可看見資料0X47的后半段。
觸發(fā)次數(shù)計(jì)算

孕龍邏輯分析儀加入了觸發(fā)次數(shù)計(jì)算(Trigger Counter)的技術(shù),Trigger Counter,的功能是將有一個(gè)以上符合觸發(fā)值的被測(cè)信號(hào),使用者可決定觸發(fā)點(diǎn)是要在第幾個(gè)符合觸發(fā)設(shè)定的位置進(jìn)行觸發(fā),第一次碰到觸發(fā)的設(shè)定狀態(tài)時(shí)就觸發(fā)Trigger Counter就要設(shè)定為1(預(yù)設(shè)),第三次碰到觸發(fā)的設(shè)定狀態(tài)時(shí)才觸發(fā)Trigger Counter就要設(shè)定為3,依此類推。
Trigger Counter最大可設(shè)至65535次。
連續(xù)數(shù)據(jù)查詢

孕龍邏輯分析儀加入了連續(xù)數(shù)據(jù)查詢功能(Chain Data Find),原有的數(shù)據(jù)查詢功能僅能夠針對(duì)一筆數(shù)據(jù)設(shè)定為尋找目標(biāo),而連續(xù)數(shù)據(jù)查詢功能是將原本功能更加強(qiáng)化,如某一段訊號(hào)中含有數(shù)據(jù)數(shù)值為0X01、0X02、0X03…0X25、0X26、0X27…0X40的連續(xù)數(shù)值,此時(shí)就可以設(shè)定0X25、0X26、0X27為尋找目標(biāo),加速進(jìn)行訊號(hào)分析時(shí)的效率。
總線分析實(shí)例 – IIC總線分析譯碼

孕龍科技的IIC總線分析模塊,可幫助使用者進(jìn)行IIC總線分析,透過譯碼模塊可將訊號(hào)中的START、Address、Data、ACK、NACK、STOP等狀態(tài)直接顯示于屏幕上,孕龍科技IIC總線分析模塊更提供了Address及Data bit數(shù)自行輸入的功能,分析IIC訊號(hào)不需再局限于特定規(guī)格中,可依照使用者需求設(shè)定1 ~ 28bit。
操作說明
IIC總線實(shí)際量測(cè)–步驟1
將測(cè)試線連接至邏輯分析儀訊號(hào)連接座上,將測(cè)試線另外一端連接至待測(cè)物上,依照待測(cè)物狀況不同,也可以使用配件內(nèi)的測(cè)試鉤來連接待測(cè)物。
步驟2

依照安裝手冊(cè)第三章所述,進(jìn)行邏輯分析儀設(shè)定,設(shè)定完成后啟動(dòng)邏輯分析儀軟件及送出待測(cè)物訊號(hào)進(jìn)行擷取,擷取完成如圖所示。
提示:邏輯分析儀取樣率需高過待測(cè)目標(biāo)頻率四倍以上才能確保訊號(hào)正確。
步驟3

將訊號(hào)歸納成總線,按住鍵盤上的CTRL鍵不放,在信道列表上以鼠標(biāo)點(diǎn)選要?dú)w納的訊號(hào)信道使其反白,選擇完畢后點(diǎn)下鼠標(biāo)右鍵選擇歸納信號(hào)為總線選項(xiàng),此時(shí)信道列表內(nèi)會(huì)增加一組所設(shè)定的總線。
提示:進(jìn)行總線分析時(shí),需依照待測(cè)Protocol信道數(shù)來設(shè)定總線信道數(shù),如IIC便設(shè)定兩個(gè)通道,UART設(shè)定一個(gè)通道。
步驟4

在新增的總線上點(diǎn)選鼠標(biāo)右鍵,選擇總線屬性,再選擇要使用的總線分析模塊,每一種總線分析模塊均有相對(duì)應(yīng)的參數(shù)設(shè)定,使用者可在參數(shù)設(shè)定中依照待測(cè)總線內(nèi)容加以設(shè)定。
提示:孕龍科技IIC總線分析模塊可依照使用者需求,自行設(shè)定IIC中的Address及Data位數(shù),設(shè)定范圍1 ~ 28 Bits
步驟5

完成設(shè)定后,軟件模塊會(huì)將總線內(nèi)的封包數(shù)值顯示于屏幕上。
提示:孕龍科技邏輯分析儀軟件還有其它強(qiáng)大功能可幫助使用者進(jìn)行總線分析,如封包列表顯示、數(shù)據(jù)搜尋、脈波寬度搜尋….等等。
配件
主機(jī)

125mm x 92mm x 25mm
測(cè)試線

16pin*1 / 8pin*2 / 2pin*1 / 1pin*1
測(cè)試鉤

36 pieces
USB線

安裝光盤

快速安裝手冊(cè)
攜帶包

邏輯分析儀,孕龍邏輯分析儀,臺(tái)灣孕龍邏輯分析儀,ZEROPLUS,ZEROPLUS邏輯分析儀,LAP-C(16064),LAP-C(16064)邏輯分析儀,孕龍LAP-C(16064)邏輯分析儀,臺(tái)灣孕龍 LAP-C(16064),ZEROPLUS LAP-C(16064)邏輯分析儀,LAP-16064U-A,LAP-16064U-A邏輯分析儀