

ZEROPLUS臺灣孕龍邏輯分析儀
PCI
總線協(xié)定分析(電腦周邊)
【 產(chǎn)品規(guī)格 】
|
通道名稱 |
CLK、FRAME、IRDY、TRDY、DEVSEL、PAR、PERR、SERR、C/BE0~3、IDSEL、STOP、RET、AD0~31 |
|
頻率 |
33MHz |
|
電壓 |
3.3V |
|
應(yīng)用領(lǐng)域 |
計算機(jī)系統(tǒng) |
孕龍邏輯分析儀支持分析PCI串行協(xié)議分析,PCI(Personal Computer Interface)是一種在計算機(jī)上十分普遍的通訊接口,透過PCI接口可以替計算機(jī)擴(kuò)充多樣強(qiáng)大的功能。
應(yīng)用簡介
PCI(Personal Computer Interface)起初是由Intel在1990年開發(fā)出的規(guī)格。1992年Intel發(fā)表出PCI 1.0,當(dāng)時該標(biāo)準(zhǔn)僅限于組件級規(guī)范使用,直到1993年,PCI-SIG發(fā)表出PCI 2.0規(guī)格,也是第一次建立了主機(jī)板與連接接口之間的標(biāo)準(zhǔn)。PCI規(guī)格訂定,立即應(yīng)用于服務(wù)器中,逐漸成為服務(wù)器擴(kuò)充界面的主流,而個人計算機(jī)上PCI的出現(xiàn)也取代了原本的ISA接口成為個人計算機(jī)的主要擴(kuò)充接口。
功能介紹
透過孕龍科技邏輯分析儀 PCI串行協(xié)議分析模塊,使用者可輕易分析出PCI串行協(xié)議分析中的Reset、Stop、Address、Command、Data、Wait、Parity及Byte Enable。
使用孕龍科技邏輯分析儀 PCI串行協(xié)議分析模塊,工程師在進(jìn)行開發(fā)或是除錯校驗(yàn)時,再不需要僅透過波形來進(jìn)行人工譯碼,透過孕龍科技邏輯分析儀的串行協(xié)議分析功能,將總線中的封包以圖塊方式進(jìn)行顯示,讓工程師們在第一時間就能夠知道訊號中的封包數(shù)據(jù),藉此省下大量的時間,以提升工作效率。