

ZEROPLUS臺(tái)灣孕龍邏輯分析儀
JTAG 2.0
總線協(xié)定分析(IC接口)
【 產(chǎn)品規(guī)格 】
|
通道名稱(chēng) |
TCK、TDI、TDO、TMS、TREST |
|
頻率 |
Unstable |
|
電壓 |
5V |
|
應(yīng)用領(lǐng)域 |
主要應(yīng)用于可程序化芯片內(nèi)部邏輯測(cè)試,,如CPU,DSP,CPLD/FPGA等。 |
孕龍邏輯分析儀支持分析JTAG總線,1985年歐洲的制造機(jī)構(gòu)為了對(duì)集成電路的測(cè)試進(jìn)行研究,后來(lái)與北美公司合作,在1986年演變成為JTAG(Joint Test Action Group),1990年時(shí)提出IEEE1149.1測(cè)試端及周邊掃瞄結(jié)構(gòu)[IEEE1149.1b]就是以 JTAG2.0測(cè)試標(biāo)準(zhǔn)為基礎(chǔ),在1990年的8月也成為了ANSI (American National Standards Institute)的標(biāo)準(zhǔn)。
應(yīng)用簡(jiǎn)介
隨著電子技術(shù)、封裝技術(shù)及電路印刷技術(shù)不斷的發(fā)展,印刷電路板體積越來(lái)越小,組件密度越來(lái)越大,
復(fù)雜程度相對(duì)提高許多,JTAG還常應(yīng)用于ISP(In System Programmable 在線燒錄),對(duì)FLASH等組件進(jìn)行燒錄編碼,JTAG原本設(shè)計(jì)就是針對(duì)IC可進(jìn)行在線燒錄,傳統(tǒng)生產(chǎn)流程中是先針對(duì)芯片進(jìn)行燒錄動(dòng)作,再將完成的芯片安裝至電路板上,透過(guò)JTAG能夠簡(jiǎn)化流程直接將芯片安裝至電路板,再透過(guò)JTAG進(jìn)行燒錄而提升工作效率,除了ISP燒錄外,也能夠在CPU、DSP、CPLD/FPGA等芯片上發(fā)現(xiàn)其應(yīng)用。
功能介紹
JTAG串行協(xié)議分析中共有五條訊號(hào)線,其內(nèi)容如下述:
TCK:同步頻率
TDI:輸入數(shù)據(jù)
TDO:輸出數(shù)據(jù)
TMS:狀態(tài)選擇
TREST:重制機(jī)制
透過(guò)孕龍科技邏輯分析儀串行協(xié)議分析功能,能夠輕易的將JTAG總線中的TEST_LOGIC、RUN_TEST、SEL_DR等狀態(tài)透過(guò)圖塊顯示方式讓使用者一目暸然,再也不需要透過(guò)波形進(jìn)行人工譯碼的動(dòng)作,能夠加速產(chǎn)品開(kāi)發(fā)的速度也能夠節(jié)省產(chǎn)品除錯(cuò)的時(shí)間。