

ZEROPLUS臺(tái)灣孕龍邏輯分析儀
DIGITAL LOGIC總線(xiàn)協(xié)定分析(基本邏輯應(yīng)用)
【 產(chǎn)品規(guī)格 】
|
通道名稱(chēng) |
Signal Sum: 1~16 |
|
頻率 |
not anaptotic |
|
電壓 |
Depend to Datasheet |
|
應(yīng)用領(lǐng)域 |
主要應(yīng)用于數(shù)字控制系統(tǒng)或顯示驅(qū)動(dòng)電路等。 |
孕龍科技邏輯分析儀Digital logic分析模塊可針對(duì)數(shù)字邏輯電路的輸入輸出進(jìn)行相對(duì)應(yīng)的分析,數(shù)字邏輯種類(lèi)繁多,目前先以AND、OR、NAND、NOR、XOR、XNOR 及NOT進(jìn)行制作,將來(lái)會(huì)陸續(xù)增加種類(lèi)。
應(yīng)用簡(jiǎn)介
數(shù)字邏輯可以說(shuō)是數(shù)字訊號(hào)中的基本成員,高階的FPGA、CPLD或是8051等等的MCU,都是這些數(shù)字邏輯的衍生。在學(xué)校實(shí)習(xí)中最初階的實(shí)習(xí)不外乎是使用TTL系列IC或是COMS系列IC進(jìn)行簡(jiǎn)單的電路實(shí)驗(yàn)(如跑馬燈),透過(guò)DIGITAL LOGIC分析模塊,可輕易的觀(guān)察每一個(gè)邏輯輸入輸出的反應(yīng)。
功能介紹
AND閘:輸入均為1時(shí)輸出才為1,反之則均為0
OR閘:輸入有1則輸出為1,若兩組輸入均為0則輸出為0
NAND閘:在所有輸入均為1時(shí)輸出才為0,否則輸出一律是1
NOR閘:輸入有1時(shí)則為0,兩組輸入均為0時(shí)輸出為1
XOR閘:輸入端中有奇數(shù)個(gè)1則輸出就為1,反之為0
NXOR閘:輸入端中有奇數(shù)個(gè)0則輸出就為0,反之為1
NOT閘:若輸入為0則輸出為1,輸入為1輸出則為0